|
|
Si24R1是一颗由无锡中科微专为低功耗无线通信应用场合设计的一颗自有知识产权的2.4G RF芯片。目前主要针对低功耗的校讯通、2.4G停车场、智能家居、无线音频等领域。
* P* D0 y/ x) s, l6 G% j' e
9 P# M, `. W; s! D1 M/ v8 ^0 O. V4 t" d# i" }+ t
Si24R1是一颗工作在2.4GHz ISM频段,专为低功耗无线场合设计,集成嵌入式ARQ基带协议引擎的无线收发器芯片。工作频率范围为2400MHz-2525MHz,共有126个1MHz带宽的信道。
/ F7 k1 }8 Y! o- M; F F0 O' i
4 k8 @1 Z& J" r& F( F/ z0 F- a9 X# N+ t* l( U
采用GFSK/FSK数字调制与解调技术。数据传输速率与PA输出功率都可以调节,支持2Mbps,1Mbps,250Kbps三种数据速率。高的数据速率可以在更短的时间完成同样的数据收发,因此可以具有更低的功耗。6 K T5 c) F3 R& C! x
) s+ G5 }8 J J
8 F6 ^4 J$ |; W0 u, R 针对低功耗应用场合进行了特别优化,在关断模式下,所有寄存器值与FIFO值保持不变,关断电流小于0.7uA;在待机模式下,时钟保持工作,电流小于15uA,并且可以在不到130uS时间内开始数据的收发。
; N* e& Z/ h* Z5 h6 T6 G5 a# G7 O7 C+ \ \! Q
! v/ `+ \1 V+ V4 g' C5 X# O- |, M 操作方式非常方便, 只需要微控制器(MCU)通过SPI接口对芯片少数几个寄存器配置即可以实现数据的收发通信。嵌入式ARQ基带引擎基于包通信原理,支持多种通信模式,可以手动或全自动ARQ协议操作。内部集成收发FIFO,可以保证芯片与MCU数据连续传输,增强型ARQ基带协议引擎能处理所有高速操作,因此大大降低了MCU的系统消耗。0 Y$ Y% I3 [! ~& r# {
% S7 `. S4 P N9 R z$ b, J
0 S% X+ N; }6 ^! d5 ]; H
Si24R1 具有非常低的系统应用成本,只需要一个MCU和少量外围无源器件即可以组成一个无线数据收发系统。内部集成高PSRR的LDO电源,保证1.9-3.6V宽电源范围内稳定工作;数字IO兼容3.3V/5V两种电压,可以与各种MCU接口。6 N8 a# u; F9 l# o8 m4 U$ l& l4 ?
5 i- ]1 ^# A0 ?6 I7 A2 W3 @# _9 L |
|